您所在的位置:首页 » 设备PCI-E测试信号完整性测试 服务为先 深圳市力恩科技供应

设备PCI-E测试信号完整性测试 服务为先 深圳市力恩科技供应

上传时间:2025-10-25 浏览次数:
文章摘要:对于PCIe来说,由于长链路时的损耗很大,因此接收端的裕量很小。为了掌握实际工作环境下芯片内部实际接收到的信号质量,在PCIe3.0时代,有些芯片厂商会用自己内置的工具来扫描接收到的信号质量,但这个功能不是强制的。到了PCIe4.

对于PCIe来说,由于长链路时的损耗很大,因此接收端的裕量很小。为了掌握实际工 作环境下芯片内部实际接收到的信号质量,在PCIe3.0时代,有些芯片厂商会用自己内置 的工具来扫描接收到的信号质量,但这个功能不是强制的。到了PCIe4.0标准中,规范把 接收端的信号质量扫描功能作为强制要求,正式名称是Lane Margin(链路裕量)功能。 简单的Lane Margin功能的实现是在芯片内部进行二维的误码率扫描,即通过调整水平方 向的采样点时刻以及垂直方向的信号判决阈值,PCI-E硬件测试方法有那些办法;设备PCI-E测试信号完整性测试

设备PCI-E测试信号完整性测试,PCI-E测试

在测试通道数方面,传统上PCIe的主板测试采用了双口(Dual-Port)测试方法,即需要 把被测的一条通道和参考时钟RefClk同时接入示波器测试。由于测试通道和RefClk都是 差分通道,所以在用电缆直接连接测试时需要用到4个示波器通道(虽然理论上也可以用2个 差分探头实现连接,但是由于会引入额外的噪声,所以直接电缆连接是常用的方法),这种 方法的优点是可以比较方便地计算数据通道相对于RefClk的抖动。但在PCIe5.0中,对于 主板的测试也采用了类似于插卡测试的单口(Single-Port)方法,即只把被测数据通道接入 示波器测试,这样信号质量测试中只需要占用2个示波器通道。图4.23分别是PCIe5.0主 板和插卡信号质量测试组网图,芯片封装和一部分PCB走线造成的损耗都是通过PCI-SIG湖北PCI-E测试代理商PCI-E转USB或UFS接口的控制芯片和测试板的制作方法;

设备PCI-E测试信号完整性测试,PCI-E测试

PCIe 的物理层(Physical Layer)和数据链路层(Data Link Layer)根据高速串行通信的  特点进行了重新设计,上层的事务层(Transaction)和总线拓扑都与早期的PCI类似,典型  的设备有根设备(Root Complex) 、终端设备(Endpoint), 以及可选的交换设备(Switch) 。早   期的PCle总线是CPU通过北桥芯片或者南桥芯片扩展出来的,根设备在北桥芯片内部, 目前普遍和桥片一起集成在CPU内部,成为CPU重要的外部扩展总线。PCIe  总线协议层的结构以及相关规范涉及的主要内容。

PCIe4.0的发射机质量测试发射机质量是保证链路能够可靠工作的先决条件,对于PCIe的发射机质量测试来说,主要是用宽带示波器捕获其发出的信号并验证其信号质量满足规范要求。按照目前规范中的要求,PCIe3.0的一致性测试需要至少12.5GHz带宽的示波器;而对于PCIe4.0来说,由于数据速率提高到了16Gbps,所以测试需要的示波器带宽应为25GHz或以上。如果要进行主板的测试,测试规范推荐Dual-Port(双口)的测试方式,即把被测的数据通道和参考时钟同时接入示波器,这样在进行抖动分析时就可以把一部分参考时钟中的抖动抵消掉,对于参考时钟Jitter的要求可以放松一些。3090Ti 始发支持 PCIe5.0 显卡供电接口怎么样?

设备PCI-E测试信号完整性测试,PCI-E测试

相应地,在CC模式下参考时钟的 抖动测试中,也会要求测试软件能够很好地模拟发送端和接收端抖动传递函数的影响。而 在IR模式下,主板和插卡可以采用不同的参考时钟,可以为一些特殊的不太方便进行参考 时钟传递的应用场景(比如通过Cable连接时)提供便利,但由于收发端参考时钟不同源,所 以对于收发端的设计难度要大一些(比如Buffer深度以及时钟频差调整机制)。IR模式下 用户可以根据需要在参考时钟以及PLL的抖动之间做一些折中和平衡,保证*终的发射机 抖动指标即可。图4.9是PCIe4.0规范参考时钟时的时钟架构,以及不同速率下对于 芯片Refclk抖动的要求。PCIE 系统架构及物理层一致性测试;湖北PCI-E测试代理商

为什么PCI-E3.0的一致性测试码型和PCI-E2.0不一样?设备PCI-E测试信号完整性测试

SigTest软件的算法由PCI-SIG提供,会对信号进行时钟恢复、均衡以及眼图、抖 动的分析。由于PCIe4.0的接收机支持多个不同幅度的CTLE均衡,而且DFE的电平也 可以在一定范围内调整,所以SigTest软件会遍历所有的CTLE值并进行DFE的优化,并 根据眼高、眼宽的结果选择比较好的值。14是SigTest生成的PCIe4.0的信号质量测试 结果。SigTest需要用户手动设置示波器采样、通道嵌入、捕获数据及进行后分析,测试效率 比较低,而且对于不熟练的测试人员还可能由于设置疏忽造成测试结果的不一致,测试项目 也主要限于信号质量与Preset相关的项目。为了提高PCIe测试的效率和测试项目覆盖 率,有些示波器厂商提供了相应的自动化测试软件。设备PCI-E测试信号完整性测试

深圳市力恩科技有限公司
联系人:刘总
咨询电话:150-12732209
咨询手机:13590223720
咨询邮箱:light-sky@163.com
公司地址:西丽街道曙光社区中山园路1001号TCL科学园区F2栋A401

免责声明: 本页面所展现的信息及其他相关推荐信息,均来源于其对应的商铺,信息的真实性、准确性和合法性由该信息的来源商铺所属企业完全负责。本站对此不承担任何保证责任。如涉及作品内容、 版权和其他问题,请及时与本网联系,我们将核实后进行删除,本网站对此声明具有最终解释权。

友情提醒: 建议您在购买相关产品前务必确认资质及产品质量,过低的价格有可能是虚假信息,请谨慎对待,谨防上当受骗。

图片新闻

  • 暂无信息!